- 1) Del seguente circuito si calcoli la funzione di trasferimento e se ne traccino i diagrammi di Bode indicando le posizioni di eventuali poli e zeri.
  - Si supponga l'OPAMP ideale e in alto guadagno. Esplicitare i passaggi
- 2) Calcolare il massimo valore che I<sub>O</sub> assume in condizioni statiche per  $V_{IN} \in [-5V ... 5V]$ . Esplicitare i passaggi.



$$H(j\omega) = \frac{1}{2} \cdot \frac{1 + j\omega^3/_2 RC}{1 + j\omega RC}$$

$$|I_{\text{omax}}| = 16.785 \text{mA}$$

## B N.B. solo per MOD1 V.O.

1) Del seguente circuito si calcoli la corrente  $I_X$ . Esplicitare i passaggi.



$$R_1 = 1 \text{ K}\Omega$$

$$R_2 = 100 \text{ K}\Omega$$

$$I_0 = 2 \text{ mA}$$

$$V_{CC} = 12 \text{ V}$$

$$V_{\gamma} = 0.6 \text{ V}$$

$$I_X = 13.86 \mu A$$

## N.O. e MOD2 V.O.

1) Del circuito in figura si dimensionino i transistori nMOS in modo che il tempo di discesa al nodo F sia inferiore o uguale a 120pS. Si ottimizzi il progetto per minimizzare l' area occupata da tutti i transistori. Si tenga conto che i transistori dell' inverter di uscita hanno le seguenti geometrie:  $S_p=100$ ,  $S_N=50$ .



## Parametri tecnologici:

Req p= 10Kohm Req n= 5Kohm Cox = 3 fF/ $\mu$ m<sup>2</sup> Lmin = 0,35 $\mu$ m Vdd = 3,3V

2) Si progetti la rete di PU e si dimensionino i transistori pMOS in modo da garantire un tempo di salita al nodo F inferiore o uguale a 120ps. Non si ottimizzi il progetto.